Uploaded by agen19870524

信号完整性:串联端接电阻对上升时间的影响

advertisement
于博士信号完整性研究网 www.sig007.com
串联端接电阻对信号上升时间的影响
于 争
信号反射是信号完整性中一个最基本的问题 串联端接是高速电路设计中是抑制信号反
信号反射是信号完整性中一个最基本的问题。
射最常用的措施。多大的端接电阻合适
多大的端接电阻合适,通常仿真来解决。也许你在做信号完整性仿真的时
也许你在做信号完整性仿真的时
候会发现一个非常有趣的现象
非常有趣的现象:串联端接电阻的阻值大小会影响到接收端波形上升沿
串联端接电阻的阻值大小会影响到接收端波形上升沿的的陡
峭程度,当使用较大电阻的时候
当使用较大电阻的时候,上升沿会变缓。你注意过这个现象吗?
产生这个现象的原因是多方面的 其中最主要的是由于接收器存在输入电容
产生这个现象的原因是多方面的,
器存在输入电容。下图三条
曲线是在端接电阻相同但接收器输入电容不同的
曲线是在端接电阻相同但接收器输入电容不同的情况下得到的接收端信号波形
接收端信号波形。红色波形表
示没有输入电容(虚构的接收器
虚构的接收器),蓝色波形对应 5pF 输入电容,紫色波形对应
紫色波形对应 10pF 输入电
容。输入电容大小对边沿影响很大
输入电容大小对边沿影响很大,为什么?
我们知道,信号边沿陡峭程度和信号的带宽有关
信号边沿陡峭程度和信号的带宽有关,边沿越陡峭,带宽越大
带宽越大。但是现在对
于同一个信号,不同的电容确产生不同的信号边沿
不同的电容确产生不同的信号边沿,说明电容影响了信号的带宽
说明电容影响了信号的带宽,问题是电
容怎样影响信号带宽的呢?
?看看整个互连中有什么?端接电阻、输入电容,
,很自然的联想到
RC 滤波电路。事实上,影响最大的就是它
影响最大的就是它。一阶 RC 滤波网络是典型的低通滤波
滤波网络是典型的低通滤波,这是这个
滤波器限制了信号的带宽。或者从另一个角度来看
或者从另一个角度来看,端接电阻、传输线阻抗
传输线阻抗、输入电容共同
构成了一个 RC 充电电路,电容上的电压呈指数变化规律
电容上的电压呈指数变化规律,关键的参数为时间常数
关键的参数为时间常数。电容越
大,时间常数越大,电容电压变化越缓慢
电容电压变化越缓慢,信号边沿也就越缓。
现在回到端接电阻来,对于
对于 RC 网络,R 同样影响滤波器带宽,或者影响
或者影响 RC 充电电路的
时间常数。R 增加对信号边沿的影响和电容增加类似,同样会导致信号边沿变缓
增加对信号边沿的影响和电容增加类似 同样会导致信号边沿变缓。下图是输
入电容固定,端接电阻不同的情况下
端接电阻不同的情况下,接收端信号波形。蓝色波形对应端接电阻
蓝色波形对应端接电阻 30 欧,绿
色波形对应端接电阻 50 欧。
。端接电阻对信号边沿的影响很明显。顺便提一句
顺便提一句:注意一下绿
色波形顶部的那个台阶,那是由于端接电阻太大
那是由于端接电阻太大,传输线上入射波形电压幅度小
传输线上入射波形电压幅度小,接收端反
北京中鼎畅讯科技有限公司
www.sig007.com
于博士信号完整性研究网 www.sig007.com
射后仍然达不到满幅度。这在某些情况下可能会对信号传输有影响
这在某些情况下可能会对信号传输有影响。
相信很多人都观察到了这种现象
观察到了这种现象,但似乎很少有人深究背后原因。的确
的确,通常情况下端
接电阻引起的信号边沿变缓没有致命的影响 但是这个现象背后的机理却非常有用
接电阻引起的信号边沿变缓没有致命的影响,
但是这个现象背后的机理却非常有用。有时候
一些看起来有些奇怪的解决措施就和这个有关
一些看起来有些奇怪的解决措施就和这个有关。
给出几条提示供大家思考
供大家思考:1、边沿变缓有什么好处?2、为什么有时候链路中间会串接
为什么有时候链路中间会串接
电阻?3、为什么有些特殊情况下走线末端接收器之前要串接电阻?4、
为什么有些特殊情况下走线末端接收器之前要串接电阻
解决接收端信号边沿
的回勾能不能用到这个机理
的回勾能不能用到这个机理?
很多时候看似没用的东西其实很有价值 关键在于你能否把它挖掘出来
很多时候看似没用的东西其实很有价值,
关键在于你能否把它挖掘出来,能否灵活运用。
信号完整性设计中的很多奇思妙想都来源于基础理论
信号完整性设计中的很多奇思妙想都来源于基础理论。
本站技术文章欢迎转载 转载请注明出处:于博士信号完整性研究网 www.sig007.com
本站技术文章欢迎转载,
www.sig007.com。
北京中鼎畅讯科技有限公司
www.sig007.com
Download